搜索结果: 1-4 共查到“工学 0.18um”相关记录4条 . 查询时间(0.955 秒)
基于0.18um CMOS 工艺的GPS/北斗双模可重构接收机射频前端
可重构低中频架构 射频前端 双模 GPS/北斗
2016/5/30
设计了一种GPS/北斗双模可重构接收机射频前端,支持GPS L1和北斗B1两种工作模式,较单模接收机在可用性、连续性和完好性等方面具有优势。此射频前端采用低中频架构,混频器、中频滤波器等关键模块可重构,硬件复用的同时减少了芯片面积、降低了系统功耗。测试结果表明,在1.8V电源电压下,电压增益为103dB,功耗37.8mW,GPS L1和北斗B1波段噪声系数均小于3.2dB,芯片面积为2.263×2...
0.18um CMOS工艺10Gb/s 4:1复接电路
0.18um CMOS工艺 光发射机 复接电路芯片
2008/11/25
该成果利用0.18um CMOS工艺实现用于速率为10Gb/s光发射机的低功耗复接器,使得在高速系统中采用成本低廉的CMOS芯片成为可能。该电路采用树型结构,低速复接单元采用双相动态伪NMOS逻辑实现,高速复接单元采用的SCL锁存器和选择器结构,以实现性能的优化。该复接电路输出信号单端峰-峰值180mV,电路功耗仅为 180mW。该电路的设计成功也表明我国在高速、超高速集成电路设计方面拥有自主设计...
该成果利用0.18um CMOS工艺将应用于10Gb/s光接收机的限幅放大器、时钟恢复、数据判决单片集成,实现了从高速数据信号中提取时钟信号,对数据重新采样、定时。该电路已成功进行了流片及测试,满足设计要求,可用于10Gb/s光接收机系统中,并可进一步接收机的单片集成。本成果在世界范围内达到先进水平,表明我国在高速、超高速集成电路设计方面拥有自主设计开发能力,对我国信息高速公路的建设具有重大的意...