工学 >>> 计算机科学技术 >>> 计算机系统结构 >>> 计算机系统结构其他学科 >>>
搜索结果: 31-45 共查到知识库 计算机系统结构其他学科相关记录70条 . 查询时间(2.281 秒)
描述了一款适用于超长指令字数字信号处理器的64位加法器的设计。该加法器高度可重构,可以支持2个64位数据的加法运算、4个32位数据的加法运算、8个16位数据的加法运算以及16个8位数据的加法运算。它结合了Brent-Kung对数超前进位加法器和进位选择加法器的优点,使得加法器的面积和连线减少了50%,而延时与加法器的长度的对数成正比。仿真结果表明,在典型工作条件下,采用0.18μm工艺库标准单元,...
VLSI高层综合设计中的调度和互连     VLSI  调度  DVS       2009/5/7
VLSI高层次设计技术是近年来系统设计自动化研究的主要方向,高层次综合设计是高层次设计技术的关键,其主要任务是调度和互连。该文介绍了若干基本的调度和互连算法,提出将DVS技术应用于高层次综合设计中,实现在满足任务行为的约束条件下,动态改变时钟的速度和电源电压达到降低功耗的目的,制定了可行的研究实施方案。
在对Espresso算法进行分析改进的基础上,提出了一种基于全域识别的多输入多输出逻辑函数实质本源项、完全冗余项和相对冗余项生成算法,该算法通过对基于积项表示的多输入多输出逻辑函数的余因子计算来进行全域判断,根据全域判断结果来识别实质本源项、完全冗余项和相对冗余项,从而构成实质本源项集合、完全冗余项集合和相对冗余项集合。对基于二级SOP型的多输入多输出逻辑函数设计了多输入多输出逻辑函数优化识别软件...
该文在研究分组密码算法处理特征的基础上,提出了可重构分簇式分组密码处理器架构。在指令的控制下,数据通路可动态地重构为4个32bit簇,2个64bit簇和一个128bit簇,满足了分组密码算法数据处理所需的灵活性。基于分簇结构,提出了由指令显性地分隔电路结构的低功耗优化技术,采用此技术使得整体功耗降低了36.1%。设计并实现了5级流水线以及运算单元内流水结构,处理AES/DES/IDEA算法的速度分...
针对分布式航天器系统的运行环境和特点,对嵌入式系统在空间环境、实时、容错、分布上的需求进行了分析,提出了分布、实时、容错一体化的嵌入式系统设计方法,从满足实时要求下的实时容错能力、免疫与自愈相结合的综合容错能力、单节点的容错与节点间容错相结合的分布容错能力和多种容错方法集成等4个方面,对设计方法进行了阐述。
通过融合COTS技术和传统容错技术设计实现了一种高性能、高可靠的容错服务器,该服务器基于成熟的软硬件,开放性好,容错对用户透明,成本低,扩展能力强。该文详细介绍了服务器的体系结构、工作模型、容错机制及其前向故障恢复技术。
该文提出了一种面向宿主机器代码编译的嵌入式软件功能验证方法,该方法从系统行为级验证系统功能,通过建立RTOS软件模拟器,实现嵌入式软件功能及硬件接口设计的快速验证,并以椭圆滤波器为例,阐述如何使用该方法验证嵌入式系统软件和硬件接口功能。
通用遥感影像处理软件侧重于遥感数据的预处理,用于实现旱涝等生态环境监测评估功能时操作复杂。为简化生态环境监测评估的工作流程,该文结合RS, GIS和GPS技术,以监测评估模块为核心,研发了基于RS和GIS的生态环境监测评估系统。用该系统对广西2005年6月的特大洪涝灾害进行了动态监测和评估,取得了较好的监测效果。
针对网络化制造集成平台身份认证的特点,结合关中区域网络化制造集成平台开发与应用实践,提出了一个基于WSRF的单点登录系统的认证策略,阐述了设计思想,对其中的单点登录中验证系统的设计、集中验证与授权机制的统一和身份认证中的性能保证等关键技术进行了功能分析,给出了相应的解决方案。该系统实现了动态、松耦合多应用系统间的身份验证与应用授权,有效地解决了网络化制造中对用户资源级的授权服务的难题,并在实际项目...
给出了一个新的PDA设计方案,利用有限的硬件资源在缺少MMU的低端CPU上设计并开发出性能接近高端的PDA系统。充分利用了嵌入式操作系统μC/OS-II的多任务和保护机制,合理地协调了硬件资源和软件系统之间的一些矛盾。实验结果证明该方案与原有PDA系统相比具有成本低、可靠性好、功能多和用户界面友好等特点。
在FIPA的合同网确认协议中,通过设置阈值来限制参与者投标数量可以降低参与者无任务被授权的风险和发起者选择次优解的风险,减少系统通信量,因此,如何确定参与者阈值是关键问题。该文通过分析参与者无任务被授权的风险和发起者选择次优解的平均风险,定义了参与者风险公式和发起者风险公式,提出了一种基于风险分析的参与者阈值确定方法MRA,解决了该问题。通过一个实例分析,论证了MRA不仅限制了参与者和发起者的风险...
提出访问控制的逻辑描述方法,满足最小模型语义的条件(不含负逻辑),并分析访问控制逻辑程序中不动点的迭代计算方法。通过迭代计算,得到访问控制逻辑程序的最小Herbrand模型——Mp。使用基于逻辑程序的方法对访问控制策略进行了较为精确的推理。
介绍了一种利用TI公司的TMS320VC5509定点DSP芯片实现多路全双工16kbps CVSD语音编解码的方案,给出了算法的详细设计过程,并基于Motorola公司的MPC860提出了利用嵌入式系统扩展DSP应用的方法,对DSP的其他方面应用也有一定的参考价值。
提出了一种双机容错系统设计方案,系统采用基于任务的同步过程,利用双机控制器和外部存储器相互协作共同完成双机之间应用程序的同步。在双机均正常工作时,双机中的应用程序乱序执行,但其同步信息保存于外部存储器中,保证了系统执行结果的正确。在保证单机高性能和系统高可靠性的前提下,通过定义简洁的应用软件规范使系统具有较强的灵活性。针对系统中出现的双机切换等关键问题,提出了相应的解决方法。
成果内容简介、关键技术、技术经济指标:1、成果简介:2300高性能超级小型机和小型服务器系统(其中CPU主板为自行开发):处理器:150MHz ALpha21064 处理器处理速度:64 SPE Cint 9289 SPEC fp922;2300PCI高性能工作站系统:处理器:166MHz Alpha21064 处理器处理速度:70 SPE Cint 9291 SPEC fp923;与主机配套的图...

中国研究生教育排行榜-

正在加载...

中国学术期刊排行榜-

正在加载...

世界大学科研机构排行榜-

正在加载...

中国大学排行榜-

正在加载...

人 物-

正在加载...

课 件-

正在加载...

视听资料-

正在加载...

研招资料 -

正在加载...

知识要闻-

正在加载...

国际动态-

正在加载...

会议中心-

正在加载...

学术指南-

正在加载...

学术站点-

正在加载...